# Výstupní zpráva

Jméno: Evgeny Torbin

Login: xtorbi00

### Architektura navřeného obvodu (RTL schema obvodu)



**FSM:** součastka konečného automatu. Dostavá na vstup data, počitadlo bitů a počitadlo hodinových taktů a podle toho mění svůj stav.

bit\_cnt\_reg [3:0]: počíta jednotlivé bity zprávy

clk\_cnt\_reg [4:0]: počítá takty hodinových signálu

DOUT\_reg [7:0]: vypíše na výstup načtený bajt, pokud byli splněny podminky

**DOUT\_VLD\_reg [4:0]:** pokud data\_valid se rovná 1, vypíše na výstup log. 1 v intervalu 1 hodinového signálu

### Návrh automatu

## Legenda

#### Stavy automatu:

s\_ldle - počáteční stav

s\_RX\_Start\_Bit - stav po nalezení START bitu (log. 1)

s\_RX\_Data\_Bits - načítání dat

s\_RX\_Stop\_Bit - stav po nalezení STOP bitu (log. 0)

#### Vstupní signály:

i\_DIN - input signál

CLK\_CNT [4:0] - počítadlo hodinového taktu

BIT\_CNT [3:0] - počítadlo bitů

#### Moorovy výstupy:

o\_CNT\_ENABLED - signálizuje o možnosti počítání hodinových taktu (CLK\_CNT)

o\_RX\_ENABLED - signálizuje o možnosti načítání dat

o\_DATA\_VALID - signálizuje o správnosti načteného vstupu



# Snímek obrazovky ze simulace

